东北师范大学《数字电路与数字逻辑》期末考试必备题集
奥鹏期末考核
50080–东北师范大学《数字电路与数字逻辑》奥鹏期末考试题库合集
单选题:
(1)触发器可以记忆()位二值信号。
A.1
B.2
C.4
D.8
答案问询微信:424329
(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将()。
A.自动变化
B.保持原状态不变
C.不确定
答案问询微信:424329
(3)下列逻辑电路中为时序逻辑电路的是()
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
答案问询微信:424329
(4)典型的TTL与非门电路结构由输入级、倒相级、()三部分组成。
A.输出级
B.高电极
C.低电极
答案问询微信:424329
(5)一个容量为512*1的静态RAM具有()
A.地址线9根,数据线1根
B.地址线1根,数据线9根
C.地址线512根,数据线9根
D.地址线9根,数据线512根
答案问询微信:424329
(6)随机存储器RAM中的内容,当电源断掉后又接通,存储器中的内容()
A.全部改变
B.全部为0
C.不可预料
D.保持不变
答案问询微信:424329
(7)PLA的中文全称是()
A.通用阵列逻辑
B.现场可编程门阵列
C.可编程逻辑阵列
D.可编程阵列逻辑
答案问询微信:424329
(8)GAL的中文全称是()
A.通用阵列逻辑
B.现场可编程门阵列
C.可编程逻辑阵列
D.可编程阵列逻辑
答案问询微信:424329
(9)逻辑代数的基本运算有三种:与运算、或运算和()运算。
A.非
B.加
C.减
D.乘
E.除
答案问询微信:424329
(10)计数器是用来累计()的逻辑部件。
A.运算结果
B.运算步骤
C.脉冲数目
答案问询微信:424329
(11)将二进制数11001.01转换为十进制数是:()
A.20.25
B.25.25
C.25.20
D.25.10
答案问询微信:424329
(12)PAL的中文全称是()
A.通用阵列逻辑
B.现场可编程门阵列
C.可编程逻辑阵列
D.可编程阵列逻辑
答案问询微信:424329
(13)一个无符号8位数字量输入的DAC,其分辨率为()位
A.1
B.3
C.4
D.8
答案问询微信:424329
(14)余3码01101001.01110011转换为十进制数是:()
A.28.36
B.36.40
C.79.31
D.34.66
答案问询微信:424329
(15)将二进制数1011110.0100101转换为十六进制数是:()
A.5E.45
B.C5.61
C.53.F5
D.7B.45
答案问询微信:424329
(16)逻辑表达式通过逻辑变量、常量、()来描述逻辑函数的因果关系
A.逻辑运算
B.程序
C.符号
D.伪代码
答案问询微信:424329
(17)组合电路是由()。
A.门电路构成
B.触发器构成
C.A和B
答案问询微信:424329
(18)描述小规模时序逻辑电路的有效的方法是()
A.方程法
B.状态表/状态转换表
C.状态图/状态转换图
D.时序图方法
答案问询微信:424329
(19)使用 D/A 转换器再配以相应的程序,可以产生锯齿波,该锯齿波的()
A.斜率是可调的
B.幅度是可调的
C.极性是可变的
D.回程斜率只能是垂直的
答案问询微信:424329
(20)一个无符号10位数字输入的DAC,其输出电平的级数为( )
A.4
B.10
C.1024
D.2^10
答案问询微信:424329
(21)数模转换器是()
A.把数字信号转换为模拟信号的器件
B.把数字信号转换为数字信号的器件
C.把模拟信号转换为数字信号的器件
D.把模拟信号转换为模拟信号的器件
答案问询微信:424329
(22)一般门电路的为1—5,最多不超过()。
A.6
B.7
C.8
D.9
答案问询微信:424329
(23)集成编码器,集成译码器,集成数据选择器为()。
A.组合电路
B.集成组合电路
C.集成时序电路
答案问询微信:424329
(24)对于逻辑函数中的逻辑变量,常作为逻辑推理的输入,当输入的逻辑变量确定后,作为输出的逻辑函数F()。
A.惟一地确定了
B.不确定
C.确定但是不唯一
答案问询微信:424329
(25)逻辑代数的化简法主要有两种——公式化简法和()化简法。
A.卡诺图
B.ERA图
C.矩阵
D.算术
答案问询微信:424329
(26)将十六进制数9DA转换为二进制数是:()
A.100111011010
B.111001110000
C.101010000111
D.111010101111
答案问询微信:424329
(27)寄存器是用来暂存数据的()部件。
A.物理
B.物理和逻辑
C.逻辑
答案问询微信:424329
(28)在外加触发信号有效时,电路可以触发翻转,实现()。
A.置0
B.置1
C.置0或置1
答案问询微信:424329
(29)只读存储器具有()功能
A.读/写
B.无读/写
C.只读
D.只写
答案问询微信:424329
(30)将十进制数456.6875转换为二进制数是:()
A.111001000.1011
B.110001001.1011
C.100110111.0011
D.110011010.1101
答案问询微信:424329
(31)与非门至少一个输入端接低电平时,输出电压的值称为输出()电平。
A.低
B.高
C.不确定
答案问询微信:424329
(32)下列哪个不是进程语句的组成部分()
A.敏感表
B.进程
C.结束
D.实体
答案问询微信:424329
(33)下列不属于PLD编程连接点的形式是()
A.固定连接
B.编程连接
C.不固定连接
D.不连接
答案问询微信:424329
(34)四个输入的译码器,其输出端最多为()。
A.4
B.8
C.10
D.16
答案问询微信:424329
(35)共阳极的数码管输入信号的有效电平是()电平。
A.高
B.低
C.不确定
答案问询微信:424329
(36)在数字电路中,用来存放二进制数据或代码的电路称为().
A.寄存器
B.转发器
C.存储器
答案问询微信:424329
(37)单稳态触发器和施密特触发器不能自动地产生矩形脉冲,但却()把其他形状的信号变换成为矩形波。
A.不可以
B.可以
C.不确定是否可以
答案问询微信:424329
(38)8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中
A.1
B.2
C.4
D.8
答案问询微信:424329
(39)如逻辑变量A、B、C及其推理关系f,用逻辑代数表示出来为:逻辑函数F关于逻辑变量A、B、C的推理关系f的表达式记为()。
A.F=f(A,B,C)
B.f=F(A,B,C)
C.f=f(A,B,C)
答案问询微信:424329
(40)逻辑是指事物的因果关系,或者说是条件与结果的关系,这些因果关系可用()来描述。
A.逻辑代数
B.代数
C.图
D.算法
答案问询微信:424329
(41)二进制数100111011转换为八进制数是:()
A.164
B.543
C.473
D.456
答案问询微信:424329
(42)双稳态触发器可以作为()存储单元使用。
A.十进制
B.二进制
C.十六进制
答案问询微信:424329
(43)将二进制数000100000011.0010转换为十进制数是:()
A.252.125
B.225.125
C.259.125
D.255.125
答案问询微信:424329
(44)PLSI器件的实现功能的核心部分是()
A.通用逻辑块(GLB)
B.总体布线池(GRP)
C.输出布线池(ORP)
D.输入输出单元
答案问询微信:424329
(45)一位8421BCD码计数器至少需要()个触发器
A.3
B.4
C.5
D.10
答案问询微信:424329
(46)555定时器电路是一种()
A.单极型中规模集成电路
B.双极型中规模集成电路
C.单极型大规模集成电路
D.双极型大规模集成电路
答案问询微信:424329
(47)译码电路的输出量是()。
A.二进制代码
B.十进制代码
C.某个特定的控制信息
答案问询微信:424329
(48)所谓对偶规则,是指当某个逻辑恒等式成立时,则其对偶式()。
A.不成立
B.可能成立
C.不确定
D.成立
答案问询微信:424329
(49)2421码110010111110转换为十进制数是:()
A.26.48
B.23.84
C.65.28
D.42.64
答案问询微信:424329
(50)触发器的次态不仅与输入信号状态有关,而且与()有关。
A.触发器原来的状态
B.输出信号状态
C.触发器目前状态
答案问询微信:424329
(51)施密特触发器有()
A.两个稳态
B.一个稳态,两个暂稳态
C.一个稳态,一个暂稳态
D.两个暂稳态
答案问询微信:424329
(52)为了记忆电路的状态,时序电路必须包含有()。
A.存储电路
B.寄存器
C.存储器
答案问询微信:424329
(53)与其他接口芯片和 D/A 转换芯片不同, A/D 转换芯片中需要编址的是 ()
A.处于转换数据输出的数据锁存器
B.A/D 转换电路
C.模拟信号输入的通道
D.地址锁存器
答案问询微信:424329
(54)将十进制数51.625转换为二进制数是:()
A.100111.001
B.110001.001
C.100110.101
D.110011.101
答案问询微信:424329
(55)组合逻辑电路的输出和()的状态有关。
A.输出
B.输入
C.输入和输出
答案问询微信:424329
(56)八输入端的编码器按二进制数编码时,输出端的个数()。
A.1
B.2
C.3
D.4
答案问询微信:424329
(57)一个两输入端的门电路,当输入为1或0时,输出不是1的门为()。
A.与非门
B.或门
C.或非门
D.亦或门
答案问询微信:424329
(58)下列不属于简单PLD的是()
A.PLA
B.PAL
C.GAL
D.CPLD
答案问询微信:424329
(59)时序逻辑电路必不可少的部分是()
A.存储电路
B.组合电路#内部电路
C.输入端
答案问询微信:424329
(60)要构成容量为4K*8的RAM,需要()片容量为256*4的RAM
A.2
B.4
C.8
D.32
答案问询微信:424329
(61)555定时器的输出状态有()
A.高阻态
B.0和l状态
C.二者皆有
D.二者皆无
答案问询微信:424329
(62)将幅值上,时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为()
A.采样
B.量化
C.保持
D.编码
答案问询微信:424329
多选题:
(1)具有以下()逻辑功能的触发器为T触发器。
A.当控制信号T=1时每来一个CP信号它的状态就翻转一次
B.当T=0时,触发器的状态保持不变
C.当控制信号T=0时每来一个CP信号它的状态就翻转一次
D.当T=1时,触发器的状态保持不变
答案问询微信:424329
(2)选取化简后的乘积项。选取的原则是()。
A.这些乘积项应包含逻辑式中所有的最小项(应复盖卡诺图中所有的1)。
B.所用的乘积项数目最少。也就是可合并的最小项组成的矩形组数目最少。
C.每个乘积项包含的因子最少。也就是每个可合并的最小项矩形组中应包含尽量多的最小项。
答案问询微信:424329
(3)下列措施中,能减小三极管开关时间的是()。
A.增大三极管饱和程度
B.基极电阻并接加速电容
C.选用结电容小的三极管
D.采用肖特基三极管
答案问询微信:424329
(4)基本RS触发器的S和R叫做直接置位端和直接复位端,这种触发器()。
A.可以用来存储信息
B.不能用做计数
C.不可以用来存储信息
D.能用做计数。
答案问询微信:424329
(5)下列哪些属于用卡诺图化简逻辑函数时的步骤:()。
A.将逻辑式化为标准“与或”式
B.画出表示该逻辑式的卡诺图
C.找出可以合并的最小项
D.选取化简后的乘积项。
答案问询微信:424329
(6)分析组合电路的目的是确定已知电路的逻辑功能,其步骤大致是:()。
A.写出个输出端的逻辑表达式
B.化简和变换逻辑表达式
C.列出真值表
D.确定功能
答案问询微信:424329
(7)ispEXPERT设计输入可采用()
A.原理图
B.硬件描述语言
C.功能模拟
D.混合输入
答案问询微信:424329
(8)关于ISP Expert说法正确的是()
A.可以进行功能仿真
B.不可以进行功能仿真
C.可以进行时序仿真
D.不可以进行时序仿真
答案问询微信:424329
(9)为了消除电平异步时序电路中反馈回路间的临界竞争,状态编码时通常采用 ( )的方法。
A.相邻状态,相邻分配
B.次态相同,现态相邻
C.增加过渡状态
D.输出相同,现态相邻
答案问询微信:424329
(10)PLS2000与3000系列中基本逻辑单元与PLS1000系列不同之处是()
A.全局时钟结构
B.I/O单元
C.输出使能结构
D.输出布线池结构
答案问询微信:424329
(11)用户使用PC并行口作编程的I/O口时()
A.必须用附加电路将串行数据转换为正确的编程信号
B.必须用附加电路将并行数据转换为正确的编程信号
C.同时必须存在定时电路将串行指令转换成定时的ISP编程信号
D.同时必须存在定时电路将并行指令转换成定时的ISP编程信号
答案问询微信:424329
(12)进程语句的组成部分有()
A.敏感表
B.进程
C.结束
D.实体
答案问询微信:424329
(13)RAM的典型结构由哪几部分组成()
A.地址译码
B.存储矩阵
C.读出电路
D.读/写控制
答案问询微信:424329
(14)通常不能实现线与功能的门电路是()。
A.OC门
B.TSL门
C.TTL与门
D.74LS与门
答案问询微信:424329
(15)为把数 / 摸转换器转换的数据传送给单片机,可使用的控制方式有()
A.定时传送
B.查询
C.计数
D.中断
答案问询微信:424329
(16)TTL电路的输出级是由构成的“推拉式”电路。
A.三极管
B.二极管
C.电阻
答案问询微信:424329
(17)在应用中,逻辑函数的表示方法有()。
A.逻辑表达式
B.真值表
C.卡诺图
答案问询微信:424329
(18)逻辑代数有一系列的定律和规则,用它们对逻辑表达式进行处理,可以完成对电路的()。
A.化简
B.变换
C.分析
D.设计
答案问询微信:424329
(19)今天的计算机主要应用的数制系统()。
A.十进制
B.二进制
C.八进制
D.十六进制
答案问询微信:424329
(20)米里型时序电路的输出()
A.与输入有关
B.与输入无关
C.与当前状态无关
D.与当前状态有关
答案问询微信:424329
(21)二进制是计算机运算的基础,它只有两个符号()。
A.0
B.1
C.2
D.4
答案问询微信:424329
(22)动态MOS RAM的优点是()
A.单元电路结构简单
B.单片集成度高
C.功耗比静态MOS RAM低
D.不需要刷新和再生操作
答案问询微信:424329
(23)下列哪些特殊二进制码常用来表示十进制数()。
A.8421码
B.2421码
C.余3码
答案问询微信:424329
(24)脉冲异步时序逻辑电路中的存储元件可以采用( )。
A.时钟控制RS触发器
B.D触发器
C.基本RS触发器
D.JK触发器
答案问询微信:424329
(25)寄存器按照功能不同,可分为以下哪两类()
A.计数器
B.基本寄存器
C.移位寄存器
D.数码寄存器
答案问询微信:424329
(26)下列哪些电路属于组合逻辑电路()。
A.编码器
B.译码器
C.数据选择器
D.数值比较器
答案问询微信:424329
(27)在使用同步RS触发器的过程中,有时需要在CP信号到来之前预先将触发器置成指定状态,故而在实用的同步RS触发器电路上还往往设置了专门的()。
A.置位端
B.复位端
C.输出端
D.输入端
答案问询微信:424329
(28)在数字电路中,存在哪几种类型的电路()
A.存储电路
B.时序逻辑电路
C.内部电路
D.组合逻辑电路
答案问询微信:424329
(29)()的权存在着2的幂次关系。
A.二进制
B.八进制
C.十六进制
D.十进制
答案问询微信:424329
(30)PLD编程连接点有哪几种形式()
A.固定连接
B.不固定连接
C.编程连接
D.不连接
答案问询微信:424329
(31)RAM具有哪些优点()
A.成本低
B.功耗小
C.适用于大容量数据存储
D.可以计数
答案问询微信:424329
(32)应用逻辑门电路设计组合电路的步骤大致是:()。
A.列出真值表
B.写出逻辑表达式(或填写卡诺图)
C.逻辑化简和变换
D.画出逻辑图
答案问询微信:424329
(33)单稳态触发器具有()功能
A.定时
B.延时
C.整形
D.译码
答案问询微信:424329
(34)当温度升高时,二极管的反向饱和电流将:()。
A.增大
B.不变
C.减小
D.改变
答案问询微信:424329
(35)下列哪些属于直接型ADC()
A.逐次逼近型ADC
B.单积分型ADC
C.双积分型ADC
D.并联方式ADC
答案问询微信:424329
(36)DAC的主要技术指标是()
A.分辨率
B.转换精度
C.转换速度
D.量化误差
E.线性度
答案问询微信:424329
(37)下列关于GAL说法正确的是()
A.与阵列可编程
B.或阵列可编程
C.或阵列固定
D.与阵列可固定
答案问询微信:424329
(38)将模拟信号转换为数字信号,需要经过哪几个过程()
A.采样
B.量化
C.保持
D.编码
答案问询微信:424329
(39)下列哪些属于时序逻辑电路()
A.计数器
B.寄存器
C.移位寄存器
D.译码器
答案问询微信:424329
(40)逐次逼近型ADC电路由()组成
A.移位寄存器
B.D/A转换器
C.参考电压源VREF
D.电压比较器
E.脉冲发生器及控制电路
答案问询微信:424329
(41)十六进制符号有:()。
A.A
B.D
C.E
D.M
答案问询微信:424329
(42)为了揭示时序电路的内在时序关系,常用的方法有()
A.方程法
B.状态表/状态转换表
C.状态图/状态转换图
D.时序图方法
答案问询微信:424329
(43)VHDL的基本构件有()
A.实体(Entity)
B.结构体(Architecture)
C.配置(Configuration)
D.程序包(Package)
E.库(Library)
答案问询微信:424329
(44)ADC的主要技术指标是()
A.分辨率
B.转换精度
C.偏移误差
D.量化误差
E.线性度
答案问询微信:424329
(45)逻辑表达式通过()来描述逻辑函数的因果关系。
A.逻辑变量
B.常量
C.逻辑运算
答案问询微信:424329
(46)下列哪些属于逻辑运算()。
A.加
B.与
C.或
D.非
答案问询微信:424329
(47)最大项具有下列性质:()。
A.在输入变量的任何取值下必有一个最大项,而且仅有一个最大项的值为0。
B.任意两个最大项之和为1。
C.全体最大项之积为0。
D.只有一个变量不同的两个最大项的乘积等于各相同变量之和
答案问询微信:424329
(48)当加法器的位数进一步增加时,电路的复杂程度()。
A.会急剧上升
B.会变化
C.会急剧下降
D.不会变化
答案问询微信:424329
(49)除基本触发器外,触发器在电路结构形式上可分为()等不同类型。
A.主从RS
B.JK触发器
C.维持阻塞D触发器
D.利用CMOS传输门的边沿触发器
答案问询微信:424329
(50)逻辑表达式化简的方法有多种,最常用的是()化简法。
A.代数
B.卡诺图
C.分析
D.几何
答案问询微信:424329
(51)最常用的两种整形电路是()。
A.R—S触发器
B.施密特触发器
C.J—K触发器
D.单稳态触发器
答案问询微信:424329
(52)下列哪个芯片是不异或门()。
A.74LS00
B.74LS 04
C.74LS74
D.74LS86
答案问询微信:424329
(53)按照逻辑功能的不同特点,通常将时钟控制的触发器分为()等几种类型。
A.RS触发器
B.JK触发器
C.T触发器
D.D触发器
答案问询微信:424329
(54)所谓几何相邻,是指卡诺图上邻接的任意两个小方格所代表的两个最小项中,仅有一个变量互为反变量,其余变量均相同。这种相邻关系既可是()。
A.上下相邻
B.左右相邻
C.首尾相邻
答案问询微信:424329
(55)使用和存储二进制数的格式:()。
A.无符号数
B.有符号数
C.二进制数
答案问询微信:424329
(56)一般TTL芯片的工作电压不是()。
A.3V
B.5V
C.9V
D.12V
答案问询微信:424329
(57)基本RS触发器用两个输入端分别加有效信号(在这里低电平有效)可使触发器直接()。
A.置0
B.置1
C.置-1
答案问询微信:424329
(58)PLSI的一般结构主要有()
A.通用逻辑块(GLB)
B.总体布线池(GRP)
C.输出布线池(ORP)
D.输入输出单元
E.时钟分配网络(CDN)
答案问询微信:424329
(59)同步时序逻辑电路的输入信号可以是( )。
A.模拟信号
B.电平信号
C.脉冲信号
D.时钟脉冲信号
答案问询微信:424329
(60)静态MOS RAM的优点是()
A.不需要刷新操作
B.不需要再生操作
C.价格比动态MOS RAM低
D.价格比动态MOS RAM高
答案问询微信:424329
(61)ROM的一般结构由()组成
A.地址译码器
B.指令译码器
C.存储矩阵
D.读出电路
答案问询微信:424329
(62)PLA的基本结构主要由哪两部分构成()
A.“与”阵列
B.“或”阵列
C."非"阵列
D.输出电路
答案问询微信:424329
(63)时序逻辑电路按照其触发器是否有统一的时钟控制分为()
A.Mealy型
B.Moore型
C.同步时序逻辑电路
D.异步时序逻辑电路
答案问询微信:424329
(64)双积分型ADC电路由()组成
A.反向比例积分器
B.电压比较器
C.脉冲发生器
D.控制电路
E.移位寄存器
答案问询微信:424329
(65)555定时器由哪几部分组成()
A.电阻分压器
B.电压比较器
C.基本R-S触发器
D.放电三极管
E.输出缓冲器
答案问询微信:424329
判断题:
(1)逻辑函数Y=A + B+ C+B 已是最简与或表达式。
答案问询微信:424329
(2)施密特触发器的正向阈值电压一定大于负向阈值电压。
答案问询微信:424329
(3)多谐振荡器的输出信号的周期与阻容元件的参数成正比。
答案问询微信:424329
(4)用4选1数据选择器不能实现3变量的逻辑函数
答案问询微信:424329
(5)把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
答案问询微信:424329
(6)ispEXPERT编译器是ispEXPERT软件的核心
答案问询微信:424329
(7)由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定
答案问询微信:424329
(8)任一输入为0,其他输入为1输入情况下,“或非”运算的结果是逻辑0。
答案问询微信:424329
(9)采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。
答案问询微信:424329
(10)D触发器的特征方程Q^(n+1)=D,而与Q^n无关,所以,D触发器不是时序电路
答案问询微信:424329
(11)利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态
答案问询微信:424329
(12)单积分型ADC,输入的模拟电压被直接转换成数字代码,不经过任何中间变量
答案问询微信:424329
(13)按照触发器的动作特点将时序逻辑电路分为Mealy型和Moore型
答案问询微信:424329
(14)若两个函数具有相同的真值表,则两个逻辑函数必然相等。
答案问询微信:424329
(15)采样是对连续变化的模拟信号进行周期性的测量,通常采样频率越高测量点越少,转换精度也越高
答案问询微信:424329
(16)555定时器电路是一种双极型中规模集成电路
答案问询微信:424329
(17)“溢出”一般是指计算机在运算过程中产生的数超过了机器的位的表示的范围。
答案问询微信:424329
(18)施密特触发器有两个稳态。
答案问询微信:424329
(19)环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。
答案问询微信:424329
(20)ispEXPERT是一套完整的EDA设计软件
答案问询微信:424329
(21)通用逻辑块是PLSI器件的实现功能的核心部分
答案问询微信:424329
(22)与八进制数(47.3)8等值的数为(100111.011)2。
答案问询微信:424329
(23)同步计数器和异步计数器比较,同步计数器的显著优点是工作速度高
答案问询微信:424329
(24)数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
答案问询微信:424329
(25)把二进制数1101101110转换为八进制数是1556。
答案问询微信:424329
(26)计算机中的所有信息均以二进制形式表示,但有时为了书写与阅读的方便,也使用八进制,十六进制 。
答案问询微信:424329
(27)异步时序电路的各级触发器类型不同
答案问询微信:424329
(28)量化是对展宽的采样值进行划分量化级,级别越多,与模拟量相对的数字信号的位数越多
答案问询微信:424329
(29)计数器的模是指对输入的计数脉冲的个数。
答案问询微信:424329
(30)二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
答案问询微信:424329
(31)PLD器件的逻辑功能描述一般分为原理图描述和硬件描述语言描述
答案问询微信:424329
(32)今天PLD器件,能够完成任何数字器件的功能
答案问询微信:424329
(33)对逻辑函数Y=A + B+ C+B 利用代入规则,令A=BC代入,得Y= BC + B+ C+B = C+B 成立。
答案问询微信:424329
(34)液晶显示器可以在完全黑暗的工作环境中使用。
答案问询微信:424329
(35)编码与译码是互逆的过程。
答案问询微信:424329
(36)编码器能将特定的输入信号变为二进制代码;而译码器能将二进制代码变为特定含义的输出信号,所以编码器与译码器使用是可逆的。
答案问询微信:424329
(37)计数器的模是指构成计数器的触发器的个数。
答案问询微信:424329
(38)环形计数器如果不作自启动修改,则总有孤立状态存在
答案问询微信:424329
(39)进程用于描述顺序事件并且包含在结构体中,通常一个结构体只可包含一个进程语句
答案问询微信:424329
(40)时序电路不含有记忆功能的器件
答案问询微信:424329
(41)在时序逻辑电路中,任一时刻的输出信号不仅和当时的输入信号有关,而且还与原来的状有关
答案问询微信:424329
(42)若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
答案问询微信:424329
(43)异或函数与同或函数在逻辑上互为反函数。
答案问询微信:424329
(44)与动态RAM比,静态RAM具有成本低、功耗小的优点,适用于大容量数据存储
答案问询微信:424329
(45)在PLS2000与3000系列中基本逻辑单元与LS1000系列完全相同,只是在全局时钟结构、I/O单元、输出使能结构输出布线池结构上有所不同
答案问询微信:424329
(46)半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能力问题。
答案问询微信:424329
(47)数据选择器和数据分配器的功能正好相反,互为逆过程。
答案问询微信:424329
(48)施密特触发器可用于将三角波变换成正弦波
答案问询微信:424329
(49)所有的半导体存储器在运行时都具有读和写的功能
答案问询微信:424329
(50)占空比的公式为:q = t w / T,则周期T越大占空比q越小。
答案问询微信:424329
(51)从逻辑关系来看ROM的结构,它是由与门阵列和或门阵列构成的组合逻辑电路
答案问询微信:424329
(52)动态随机存取存储器不需要刷新操作和再生操作
答案问询微信:424329
(53)石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。
答案问询微信:424329
(54)若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
答案问询微信:424329
(55)在一个8位的存储单元中,能够存储的最大无符号整数(256)10。
答案问询微信:424329
(56)矩形脉冲信号的参数有周期,占空比,脉宽。
答案问询微信:424329
(57)逻辑变量的取值1和0可以表示:开关的闭合、断开。
答案问询微信:424329
(58)数模转换器是能够把数字信号转换为模拟信号的器件
答案问询微信:424329
(59)8421BCD码,2421BCD码为恒权码。
答案问询微信:424329
(60)逻辑变量的取值,1比0大。
答案问询微信:424329
(61)实际中,常以字数和位数的乘积表示存储容量
答案问询微信:424329
(62)对于PLA,它的与阵列和或阵列都是不可编程的
答案问询微信:424329
(63)同步时序电路具有统一的时钟CP控制。
答案问询微信:424329
(64)同步时序电路由组合电路和存储器两部分组成
答案问询微信:424329
(65)ispEXPERT能进行逻辑优化,将逻辑映射到器件中去,但不能自动完成布局与布线并生成编程所需要的熔丝图文件
答案问询微信:424329
(66)因为逻辑表达式A + B +AB=A+B+AB成立,所以A + B= A+B成立。
答案问询微信:424329
(67)分辨率越高,转换时对应数字输入信号最低位的模拟信号电压数值越大
答案问询微信:424329
(6奥鹏期末考核8)求一个逻辑函数F的对偶式,可将F中的原变量换成反变量,反变量换成原变量。
答案问询微信:424329
(69)十进制数(9)10比十六进制数(9)16小。
答案问询微信:424329
(70)将八进制数5674对应的二进制数是101110111100。
答案问询微信:424329
(71)DAC芯片与微处理器实现单缓冲方式的接口电路,在单缓冲方式中,转换与输出要求同步
答案问询微信:424329
(72)FPGA是由存放在片内RAM中的程序来设置其工作状态的,因此,工作时需要对片内的ROM进行编程
答案问询微信:424329
(73)一位十六进制数可以用4位二进制数来表示。
答案问询微信:424329
(74)把十进制数193转换成相应的八进制数是301。
答案问询微信:424329
(75)N个触发器可以构成最大计数长度(进制数)为n的计数器。
答案问询微信:424329
(76)无论是那一种ADC,都是要把连续的模拟量转换成离散的数字量
答案问询微信:424329
(77)把二进制数100110转换成相应的十进制数是38。
答案问询微信:424329
(78)A+BC=(A+B)(A+C)。
答案问询微信:424329
(79)同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器
答案问询微信:424329
(80)将十进制数的整数化为N进制整数的方法是乘N 取余法。
答案问询微信:424329
(81)把十进制数511转换为对相应的二进制数是111111111 。
答案问询微信:424329
(82)D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。
答案问询微信:424329
(83)当逻辑函数有n个变量时,共有2n个变量取值组合。
答案问询微信:424329
(84)将模拟量转换为数字量的装置称为A/D转换器
答案问询微信:424329
(85)主从JK触发器,边沿JK触发器和同步JK触发器的逻辑功能完全相同
答案问询微信:424329
(86)十进制数25用8421BCD码表示为100101。
答案问询微信:424329
(87)时序电路不含有记忆功能的器件。
答案问询微信:424329
(88)组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
答案问询微信:424329
(89)液晶显示器的优点是功耗极小、工作电压低。
答案问询微信:424329
(90)共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
答案问询微信:424329
(91)单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
答案问询微信:424329
(92)用数据选择器可实现时序逻辑电路。
答案问询微信:424329
(93)单稳态触发器的暂稳态维持时间用tW表示,与电路中RC成正比。
答案问询微信:424329
(94)余三循环码具有任何相邻码只有一位状态不同的特性。
答案问询微信:424329
(95)常用的BCD码有奇偶校验码,格雷码 。
答案问询微信:424329
(96)VHDL常用语句分并行(Concurrent)语句和顺序(Sequential)语句两种
答案问询微信:424329
(97)全部输入是1输入情况下,“与非”运算的结果是逻辑0。
答案问询微信:424329
(98)实体(Entity)类似于原理图中的符号(Symbol), 它描述模块的具体功能
答案问询微信:424329
(99)ISP Expert可以进行功能仿真(Functional Simulation),但不可以进行时序仿真
答案问询微信:424329
(100)异步时序逻辑电路其存储电路中的触发器状态的变化不是在同一时钟下进行的,动作的步调是不一致的
答案问询微信:424329
(101)转换速度是指DAC通常由电阻网络传送信号的时间与运算放大器接收信号到输出达到稳态的时间所决定
答案问询微信:424329
(102)FPGA有多种配置模式,外设模式可以将FPGA作为微处理器的外设,由微处理器对其编程
答案问询微信:424329
(103)随机存储器是一种只能读出,不能写入的存储器
答案问询微信:424329
(104)通用阵列逻辑(GAL)器件是一种可用电擦除的,但是不可重复编程的高速PLD
答案问询微信:424329
(105)逐次逼近型ADC,首先要把输入的模拟电压转换成某种中间变量,然后再把这个中间变量转换为数字代码输出
答案问询微信:424329
(106)FPGA是ASIC电路中设计周期最长、开发费用最高、风险最小的器件之一
答案问询微信:424329
(107)当传送十进制数5时,在8421奇校验码的校验位上值应为1。
答案问询微信:424329
(108)单稳态电路只有一个稳定状态,另一个是暂稳态
答案问询微信:424329
(109)对于很高分辨率的DAC其精度一定很高
答案问询微信:424329
(110)与只读存储器ROM相比,RAM最大优点就是读或写非常方便
答案问询微信:424329
(111)施密特触发器可将任意波形变换成矩形脉冲
答案问询微信:424329
(112)FPGA有多种配置模式,串行模式可以采用串行PROM编程FPGA
答案问询微信:424329
(113)用2片容量为16K8的RAM构成容量为32K8的RAM是位扩展
答案问询微信:424329
(114)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻
答案问询微信:424329
(115)偏移误差是指输入信号为零时,输出信号的偏移值
答案问询微信:424329
(116)多谐振荡器有两个稳态
答案问询微信:424329
(117)线性度也称非线性度。是指ADC实际的转移函数与理想直线的最大偏移。它包括量化误差
答案问询微信:424329
(118)ROM和RAM中存入的信息在电源断掉后都不会丢失
答案问询微信:424329
(119)多谐振荡器产生矩形波脉冲信号
答案问询微信:424329
(120)硬件描述语言(HDL,Hardware Description Language)是一种能够以形式化描述电路结构和行为并用于模拟和综合的高级描述语言
答案问询微信:424329
(121)RAM的典型结构由地址译码、存储矩阵和读控制三部分组成
答案问询微信:424329
(122)单稳态电路在触发信号作用下,可从暂稳态进入稳态
答案问询微信:424329