【期末高分题集】[西安交通大学]《数字电子技术》考核必备40
奥鹏期末考核
32092–科目名《数字电子技术奥鹏期末考试题库合集
单选题:
(1)如果把D触发器的输出 反馈连接到输入D,它输出Q的脉冲波形的频率为CP脉冲频率f的 ( )。
A.二倍频
B.不变
C.四分频
D.二分频
答案问询微信:424329
(2)三态寄存器的( )信号无效时,寄存器输出为高阻状态。
A.异步清零
B.输入使
C.CP
D.输出使能
答案问询微信:424329
(3)数字系统中,常用( )电路,将输入脉冲信号变为等幅等宽的脉冲信号。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329
(4)用不同数制的数字来表示2007,位数最少的是( )。
A.二进制
B.八进制
C.十进制
D.十六进制
答案问询微信:424329
(5)标准TTL门开门电平之值为( )。
A.0.3V
B.0.7V
C.1.4V
D.2V
答案问询微信:424329
(6)TTL与非门高电平输入电流IIH 的参数规范值是( )。
A.20A
B.40A
C.1.6mA
D.16mA
答案问询微信:424329
(7)如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于0mV,最少应选用( )位ADC。
A.6
B.8
C.10
D.12
答案问询微信:424329
(8)数字电路中最常用的BCD码是( )。
A.5421码
B.8421码
C.余3码
D.循环码
答案问询微信:424329
(9)高密度可编程逻辑器件中具有硬件加密功能的器件是( )。
A.HDPLD和FPGA
B.GAL
C.HDPLD
D.FPGA
答案问询微信:424329
(10)N变量的卡诺图中任一最小项应当有( )相邻块。
A.2N
B.N
C.N+1
D.N-1
答案问询微信:424329
(11)七段译码器74LS47的输入是4位( ),输出是七段反码。
A.二进制码
B.七段码
C.七段反码
D.BCD码
答案问询微信:424329
(12)74LS38有( )个译码输入端。
A.1
B.3
C.8
D.无法确定
答案问询微信:424329
(13)要扩展成8K8 RAM,需用用5124的RAM ( )片。
A.8
B.16
C.32
D.64
答案问询微信:424329
(14)用不同数制的数字来表示2004,位数最少的是( )。
A.十六进制
B.十进制
C.八进制
D.二进制
答案问询微信:424329
(15)TTL电路中,( )能实现“线与”逻辑。
A.异或门
B.OC门
C.TS门
D.与或非门
答案问询微信:424329
(16)采用浮栅技术的EPROM中存储的数据是( )可擦除的。
A.不
B.紫外线
C.电
D.高压电
答案问询微信:424329
(17)把数字量转换成为相应模拟量的过程称( )。
A.数-模转换
B.DAC
C.A/D转换器
D.ADC
答案问询微信:424329
(18)某集成电路封装内集成有4个与非门,它们输出全为高电平时,测得5V电源端的电流为8mA,输出全为0时,测得5V电源端的电流为6mA,该TTL与非门的功耗为( )mW。
A.30
B.20
C.15
D.10
答案问询微信:424329
(19)如要将一个最大幅度为5.V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用( )位ADC。
A.6
B.8
C.10
D.12
答案问询微信:424329
(20)数字电路中,当晶体管的饱和深度变浅时,其工作速度( )。
A.变低
B.不变
C.变高
D.加倍
答案问询微信:424329
(21)TTL与非门输出低电平的参数规范值是( )。
A.≤0.3V
B.≥0.3V
C.≤0.4V
D.=0.8V
答案问询微信:424329
(22)555集成定时器构成的单稳态触发器,其暂态时间tW =( )。
A.0.7RC
B.RC
C.1.1RC
D.1.4RC
答案问询微信:424329
(23)在对频率稳定性要求高的场合,普遍采用( )振荡器。
A.双门RC
B.三门RC环形
C.555构成
D.石英晶体
答案问询微信:424329
(24)十进制数36转换为十六进制数,结果为( )。
A.26
B.24
C.22
D.20
答案问询微信:424329
(25)DAC单位量化电压的大小等于Dn为( ) 时,DAC输出的模拟电压值。
A.1
B.n
C.2n-1
D.2n
答案问询微信:424329
(26)2007个连续异或的结果是( )。
A.0
B.1
C.不唯一
D.逻辑概念错误
答案问询微信:424329
(27)已知F=(ABC+CD)',选出下列可以肯定使F=0的取值( )。
A.ABC=011
B.BC=11
C.CD=10
D.BCD=111
答案问询微信:424329
(28)555定时器不能组成( )
A.多谐振荡器
B.单稳态触发器
C.施密特触发器
D.JK触发器
答案问询微信:424329
(29)描述触发器的逻辑功能的方法不包括( )
A.状态转表
B.特性方程
C.状态转换图
D.状态方程
答案问询微信:424329
(30)标准TTL门关门电平UoFF 之值为( )。
A.0.3V
B.0.5V
C.0.8V
D.1.2V
答案问询微信:424329
(31)0-4线优先编码器允许同时输入( )路编码信号。
A.1
B.9
C.10
D.多
答案问询微信:424329
(32)逻辑函数的表示方法中具有唯一性的是( ).
A.真值表
B.表达式
C.逻辑图
D.时序图
答案问询微信:424329
(33)TTL与非门低电平输出电流IOL 的参数规范值是( )。
A.20A
B.40A
C.1.6mA
D.16mA
答案问询微信:424329
(34)组合电路设计的结果一般是要得到
A.逻辑电路图
B.电路的逻辑功能
C.电路的真值表
D.逻辑函数式
答案问询微信:424329
(35)改变( )之值不会影响555构成单稳态触发器的定时时间tw。
A.电阻R
B.电容C
C.C-U端电位
D.电源VCC
答案问询微信:424329
(36)数字系统中,能实现精确定时的电路是( )。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329
(37)TTL与非门阈值电压UT的典型值是( )。
A.0.4V
B.1.4V
C.2V
D.2.4V
答案问询微信:424329
(38)同步RS触发器的两个输入信号R S为00,要使它的输出从0变成1,它的R S应为
A.00
B.01
C.10
D.11
答案问询微信:424329
(39)两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是( )。
A.与非
B.或非
C.同或
D.异或
答案问询微信:424329
(40)组合电路分析的结果是要获得
A.逻辑电路图
B.电路的逻辑功能
C.电路的真值表
D.逻辑函数式
答案问询微信:424329
(41)电可擦除的PROM器件是( )。
A.EPROM
B.E2PROM
C.PLA
D.PAL
答案问询微信:424329
(42)从电路结构上看,时序电路必须含有
A.门电路
B.存储电路
C.RC电路
D.译码电路
答案问询微信:424329
(43)一个3输入表决电路,只有3个输入都为0,输出才为1,则该电路的逻辑关系是_______。
A.与
B.或
C.或非
D.与非
答案问询微信:424329
(44)二极管与门的两输入信号AB= 时,输出为高电平
A.00
B.01
C.10
D.11
答案问询微信:424329
(45)“或非”逻辑运算结果为“0”的条件是该或项的变量_______。
A._全部输入“0”
B.全部输入“1”
C.任一个输入“0”
D.任一个输入“1”
答案问询微信:424329
(46)顺序加工控制系统的控制时序可用( )电路实现。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329
(47)用原码输出的译码器实现多输出逻辑函数,需要增加若干个( )。
A.非门
B.与非门
C.或门
D.或非门
答案问询微信:424329
(48)当TTL门电路输入端对地接电阻R=10k时,相当于此端________。
A.接逻辑“1”
B.接逻辑“0”
C.接0.4V电压
D.逻辑不定
答案问询微信:424329
(49)数字系统中,能自行产生矩形波的电路是( )。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329
(50)利用2个74LS38和个非门,可以扩展得到个( )线译码器。
A.4-16
B.3-8
C.2-4
D.无法确定。
答案问询微信:424329
(51)不属于CMOS逻辑电路优点的提法是( )。
A.输出高低电平理想
B.电源适用范围宽
C.抗干扰能力强
D.电流驱动能力强
答案问询微信:424329
(52)格雷码的优点是( )。
A.代码短
B.记忆方便
C.两组相邻代码之间只有一位不同
D.同时具备其他三者
答案问询微信:424329
(53)三态门的第三态是____。
A.低电平
B.高电平
C.高阻
D.任意电平
答案问询微信:424329
(54)基本RS触发器的输入直接控制其输出状态,所以它不能称为 触发器
A.直接置1、清0
B.直接置位、复位
C.同步
D.异步
答案问询微信:424329
(55)数字电路中使用的是______。
A.二进制
B.八进制
C.十进制
D.十六进制
答案问询微信:424329
(56)具有8个触发器的二进制异步计数器最多可能有____种状态。
A.__8
B.128
C.256
D.512
答案问询微信:424329
(57)欲把一脉冲信号延迟8个CP后输出,宜采用( )电路。
A.计数器
B.分频器
C.移位寄存器
D.脉冲发生器
答案问询微信:424329
(58)用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的′是按处理;在包围圈外的′是按______处理。
A.1,1
B.1,0
C.0,0
D.不确定。
答案问询微信:424329
(59)2007个1连续异或的结果是______。
A.0
B.1
C.不唯一
D.逻辑概念错误
答案问询微信:424329
(60)二极管或门的两输入信号AB=( )时,输出为低电平。
A.00
B.01
C.10
D.11
答案问询微信:424329
(61)74LS138有______个译码输入端。
A.1
B.3
C.8
D.无法确定
答案问询微信:424329
(62)用三态门可以实现“总线”连接,但其“使能”控制端应为( )。
A.固定接0
B.固定接1
C.同时使能
D.分时使能
答案问询微信:424329
(63)在设计过程中,逻辑函数化简的目的是( )。
A.获得最简与或表达式
B.用最少的逻辑器件完成设计
C.用最少的集电门完成设计
D.获得最少的与项
答案问询微信:424329
(64)用1M4的DRAM芯片通过 扩展可以获得4M8的存储器
A.位
B.字
C.复合
D.位或字
答案问询微信:424329
(65)格雷码与奇偶校验码又被称为________。
A.有权码
B.符号码
C.无权码
D.可靠性代码
答案问询微信:424329
(66)与4位串行进位加法器比较,使用超前进位全加器的目的是__________。
A.完成自动加法进位
B.完成4位加法
C.提高运算速度
D.完成4位串行加法
答案问询微信:424329
(67)小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为
A.2n
B.22n
C.22n
D.2n
答案问询微信:424329
(68)格雷码的优点是______。
A.代码短
B.记忆方便
C.两组相邻代码之间只有一位不同
D.同时具备其他三者
答案问询微信:424329
(69)如果把触发器的JK输入端接到一起,该触发器就转换成( )触发器。
A.D
B.T
C.RS
D.T
答案问询微信:424329
(70)三态门的第三态是( )。
A.低电平
B.高电平
C.高阻
D.其他都不是
答案问询微信:424329
(71)A/D转换输出的二进制代码位数越多,其转换精度( )。
A.越高
B.越低
C.不变
D.无法确定
答案问询微信:424329
(72)处理 的电子电路是数字电路
A.交流电压信号
B.直流信号
C.模拟信号
D.数字信号
答案问询微信:424329
(73)组合电路分析的结果是要获得___________。
A.逻辑电路图
B.电路的逻辑功能
C.电路的真值表
D.逻辑函数式
答案问询微信:424329
(74)标准TTL门关门电平之值为( )。
A.0.3V
B.0.5V
C.0.8V
D.1.2V
答案问询微信:424329
(75)数字电路中最常用的BCD码是______。
A.5421码
B.8421码
C.余3码
D.循环码
答案问询微信:424329
(76)已知二输入逻辑门的输入A、B和输出F的波形如图1.1.11所示,这是哪种逻辑门的波形?
A.与非
B.或非
C.同或
D.与
答案问询微信:424329
(77)程序控制中,常用( )电路作定时器。
A.计数器
B.比较器
C.译码器
D.编码器
答案问询微信:424329
(78)HDPLD比较适合用在以( )的数字系统。
A.复杂
B.控制为主
C.时序为主
D.较简单
答案问询微信:424329
(79)195表示( )。
A.二进制数
B.十进制数
C.八进制数
D.十六进制数
答案问询微信:424329
(80)
A.A
B.B
C.C
D.D
答案问询微信:424329
(81)
A.A
B.B
C.C
D.D
答案问询微信:424329
(82)
A.A
B.B
C.C
D.D
答案问询微信:424329
(83)
A.变为0
B.保持1不变
C.保持0不变
D.无法确定
答案问询微信:424329
(84)
A.A
B.B
C.C
D.D
答案问询微信:424329
(85)把模拟量转换成为相应数字量的转换器件称为( )
A.ADC
B.DAC
C.D/A转换器
D.计数器
答案问询微信:424329
(86)把数字量转换成为相应模拟量的过程称( )
A.数-模转换
B.A/D转换器
C.DAC
D.ADC
答案问询微信:424329
(87)n位二进制的A/D转换器可分辨出满量程值( )的输入变化量
A.1/(2^n–1)
B.1/2^n
C.1/(2^n+1)
D.无法确定
答案问询微信:424329
(88)如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用( )位ADC
A.6
B.8
C.10
D.12
答案问询微信:424329
(89)标准TTL门关门电平Uoff之值为( )
A.1.2V
B.0.8V
C.0.5V
D.0.3V
答案问询微信:424329
(90)组合电路分析的结果是要获得( )
A.逻辑电路图
B.逻辑函数式
C.电路的真值表
D.电路的逻辑功能
答案问询微信:424329
(91)用1M4的DRAM芯片通过( )扩展可以获得4M8的存储器
A.位
B.字
C.复合
D.位或字
答案问询微信:424329
(92)利用2个74LS138和1个非门,可以扩展得到1个( )线译码器
A.4-16
B.3-8
C.2-4
D.无法确定
答案问询微信:424329
(93)欲把并行数据转换成串行数据,可用( )
A.计数器
B.分频器
C.脉冲发生器
D.移位寄存器
答案问询微信:424329
(94)8421BCD码10000111表示的十进制数是( )
A.131
B.103
C.87
D.13
答案问询微信:424329
(95)下列电路中,属于时序逻辑电路的是( )
A.数据选择器
B.编码器
C.比较器
D.计数器
答案问询微信:424329
(96)十进制数36转换为十六进制数,结果为( )
A.26
B.24
C.22
D.20
答案问询微信:424329
(97)N变量的卡诺图中任一最小项应当有( )相邻块
A.2^N
B.N
C.N+1
D.N-1
答案问询微信:424329
(98)“或非”逻辑运算结果为“0”的条件是其输入变量( )
A.至少有一个输入“1”
B.全部输入“1”
C.任一个输入“0”
D.全部输入“0”
答案问询微信:424329
(99)两个开关控制一盏灯,用A和B为1表示相应开关为闭合状态,如果只有两个开关都闭合时灯才亮,则该电路的逻辑关系为( )
A.同或
B.或非
C.异或
D.与
答案问询微信:424329
(100)小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为( )
A.2n
B.2^n
C.2^(2n)
D.22^n
答案问询微信:424329
(101)数字信号是( )
A.时间和幅值上连续变化的信号
B.时间上连续、幅值上离散变化的信号
C.时间和幅值上离散的信号
D.时间上离散、幅值上连续变化的信号
答案问询微信:424329
(102)处理( )的电子电路是数字电路
A.交流电压信号
B.直流信号
C.数字信号
D.模拟信号
答案问询微信:424329
(103)用不同数制的数字来表示2007,位数最少的是( )
A.十六进制
B.十进制
C.八进制
D.二进制
答案问询微信:424329
(104)数字电路中使用的是()
A.十六进制
B.十进制
C.八进制
D.二进制
答案问询微信:424329
(105)以下可编程逻辑器件中,集成密度最高的是( )
A.PAL
B.GAL
C.HDPLD
D.FPGA
答案问询微信:424329
多选题:
(1)以下电路中可以实现“线与”功能的有( )
A.与非门
B.三态输出门
C.集电极开路门
D.漏极开路门
答案问询微信:424329
(2)逻辑变量的取值1和0可以表示( )。
A.开关的闭合、断开
B.电位的高、低
C.真与假
D.电流的有、无
答案问询微信:424329
(3)下列哪一个是按照电路结构对触发器进行分类的( )
A.基本RS触发器
B.T触发器
C.同步触发器
D.主从触发器
答案问询微信:424329
(4)欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端( )。
A.J=K=1
B.J=Q,K=Q
C.J=Q,K=1
D.J=0,K=1
答案问询微信:424329
判断题:
(1)计数器可作分频器。
答案问询微信:424329
(2)一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。
答案问询微信:424329
(3)正“与非”门也就是负“或非”门。
答案问询微信:424329
(4)TTL与非门与CMOS与非门的逻辑功能不一样。
答案问询微信:424329
(5)A+AB=A+B
答案问询微信:424329
(6)前进位加法器比串行进位加法器速度慢。
答案问询微信:424329
(7)构成一个7进制计数器需要3个触发器。
答案问询微信:424329
(8)计数器除了能对输入脉冲进行计数,还能作为分频器用。
答案问询微信:424329
(9)施密特触发器有两个稳态。
答案问询微信:424329
(10)因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
答案问询微信:424329
(11)在寄存器中,一个触发器只能储存1位二进制代码( )
答案问询微信:424329
(12)TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( )
答案问询微信:424329
(13)当时序逻辑电路存在无效循环时该电路不能自启动。
答案问询微信:424329
(14)1001个“1”连续异或的结果是。
答案问询微信:424329
(15)约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作,也可当作 0。
答案问询微信:424329
(16)主从RS触发器在CP=期间,R、S之间不存在约束。
答案问询微信:424329
(17)位倒T型电阻网络DAC的电阻网络的电阻取值有2种。
答案问询微信:424329
(18)一个RAM有0根地址线,有4根数据线,存储容量是4K4。
答案问询微信:424329
(19)若DAC的最大输出电压是0V,能分辨的最小输出电压是0mV,则该转换器输入数字的位数至少为0。
答案问询微信:424329
(20)如果与非门输入端均为高电平,那么它所带的是拉电流负载 。
答案问询微信:424329
(21)多谐振荡器有两个稳态。
答案问询微信:424329
(22)CMOS或非门与TTL或非门的逻辑功能完全相同。( )
答案问询微信:424329
(23)八位二进制数可以表示256种不同状态。
答案问询微信:424329
(24)译码器哪个输出信号有效取决于译码器的地址输入信号。
答案问询微信:424329
(25)在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。( )
答案问询微信:424329
(26)BCD码即842码。
答案问询微信:424329
(27)格雷码具有任何相邻码只有一位码元不同的特性。( )
答案问询微信:424329
(28)主从JK触发器在CP=期间,存在一次性变化。
答案问询微信:424329
(29)逻辑变量的取值,1比0大。( )
答案问询微信:424329
(30)4008为四位二进制超前进位全加器。( )
答案问询微信:424329
(31)模拟量送入数字电路前,须经A/D转换。
答案问询微信:424329
(32)在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
答案问询微信:424329
(33)数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
答案问询微信:424329
(34)五进制计数器的有效状态为五个。
答案问询微信:424329
(35)八路数据分配器的地址输入(选择控制)端有8个。
答案问询微信:424329
(36)当输入9个信号时,需要3位的二进制代码输出。
答案问询微信:424329
(37)五进制计数器的有效状态为五个
答案问询微信:424329
(38)二进制数1001和二进制代码1001都表示十进制数
答案问询微信:424329
(39)多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态
答案问询微信:424329
(40)计数器可作分频器
答案问询微信:424329
(41)BCD码即8421码
答案问询微信:424329
(42)前进位加法器比串行进位加法器速度慢
答案问询微信:424329
(43)三态门输出为高阻时,其输出线上电压为高电平
答案问询微信:424329
(44)数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变
答案问询微信:424329
(45)多谐振荡器常作为脉冲信号源使用
答案问询微信:424329
(46)两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器
答案问询微信:424329
(47)八位二进制数可以表示256种不同状态
答案问询微信:424329
主观填空题:
(1)JK触发器的特征表达式为uspan##/span/u。
1、
答案问询微信:424329
(2)img width="228" height="23" alt="" src="http://file.open.com.cn/ItemDB/32092/367b76奥鹏期末考核e4-95da-460e-b82c-db108c9a65ec/201461163411860.jpg" /##
1、
答案问询微信:424329
(3)用卡诺图化简逻辑函数,化简结果一般是最简的uspan##/span/u式。
1、
答案问询微信:424329
(4)img width="47" height="23" alt="" src="http://file.open.com.cn/ItemDB/32092/b86aecf1-be94-4774-840a-c2f74c79703d/201461163627990.jpg" /=##,img width="44" height="19" alt="" src="http://file.open.com.cn/ItemDB/32092/b86aecf1-be94-4774-840a-c2f74c79703d/20146116372788.jpg" /=##。
1、
答案问询微信:424329
2、
答案问询微信:424329
(5)将二进制数1011110转换为十六进制数为uspan##/span/u。
1、
答案问询微信:424329
计算题:
(1).
答案问询微信:424329
简答题:
(1)写出题3图所示电路的表达式,并列出真值表,说明电路的逻辑功能。
答案问询微信:424329
其他题:
(1)逻辑电路如5图所示,设各触发器的初始状态为0态,要求:1、写出各触发器的激励方程。2、列出电路的状态转换表。3、画出电路的状态转换图。4、画出Q0、Q1的波形图(至少4个时钟脉冲)。5、说明电路的逻辑功能。
答案问询微信:424329
(2)化简逻辑函数
答案问询微信:424329