新奥鹏教育西南交通大学《数字电子技术C》在线作业二
奥鹏西南交通大学平时作业
西南交《数字电子技术C》在线作业二
二进制数11011010转换成十进制数是( )。
A:216
B:118
C:218
D:318
答案问询微信:424329
欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端( )。
A:J=K=1
B:J=Q,K=/Q
C:J=/Q ,K=Q
D:J=Q,K=1
答案问询微信:424329
一位十六进制数可以用( )位二进制数来表示。
A:1
B:2
C:4
D:16
答案问询微信:424329
下列逻辑电路中为时序逻辑电路的是( )。
A:变量译码器
B:加法器
C:数码寄存器
D:数据选择器
答案问询微信:424329
以下代码中为无权码的为( )。
A:8421BCD码
B:5421BCD码
C:余三码
D:2421码
答案问询微信:424329
硅开关二极管导通时的正向压降为( )。
A:0.5V
B:0.7V
C:0.1V
D:0.3V
答案问询微信:424329
以下代码中为恒权码的为( )。
A:循环码
B:5421BCD码
C:余三码
D:格雷码
答案问询微信:424329
卡诺图上变量的取值顺序是采用( )的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
A:二进制码
B:循环码
C:ASCII码
D:十进制码
答案问询微信:424329
一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A:15
B:8
C:7
D:1
答案问询微信:424329
下列触发器中,有空翻现象的有( )。
A:边沿D触发器
B:主从RS触发器
C:同步RS触发器
D:主从JK触发器
答案问询微信:424329
电平异步时序逻辑电路不允许两个或两个以上输入信号( )。
A:同时为0
B:同时为1
C:同时改变
D:同时作用
答案问询微信:424329
为实现将JK触发器转换为D触发器,应使( )。
A:J=D,K=/D
B:K=D,J=/D
C:J=K=D
D:J=K=/D
答案问询微信:424329
对于JK触发器,若J=K,则可完成( )触发器的逻辑功能。
A:RS
B:D
C:T
D:T'
答案问询微信:424329
下列触发器中,没有约束条件的是( )。
A:基本RS触发器
B:主从RS触发器
C:同步RS触发器
D:边沿D触发器
答案问询微信:424329
与八进制数(47.3)8等值的数为( )。
A:(100111.011)2
B:(27.8)16
C:(27.3)16
D:(100111.11)2
答案问询微信:424329
在下列触发器中,输入没有约束条件的是( )。
A:时钟R-S触发器
B:基本R-S触发器
C:主从J-K触发器
D:维持阻塞D触发器
答案问询微信:424329
下列各门电路符号中,属于基本门电路的是 ( )。
A:与门
B:或门
C:非门
D:异或门
答案问询微信:424329
下列中规模通用集成电路中,( )属于时序逻辑电路。
A:多路选择器74153
B:计数器74193
C:并行加法器74283
D:寄存器74194
答案问询微信:424329
以下说法正确的是( )。
A:TTL门电路输出高电平为3.4V
B:TTL门电路阈值电压为1.4V
C:TTL门电路输出高电平为3.6V
D:TTL门电路阈值电压为1.6V
答案问询微信:424329
以下说法错误的是( )。
A:适当提高施密特触发器的回差电压,可以提高它的抗干扰能力
B:适当降低施密特触发器的回差电压,可以提高它的抗干扰能力
C:适当提高施密特触发器的回差电压,可以降低它的抗干扰能力
D:以上都不对
答案问询微信:424329
以下电路中可以实现“线与”功能的有( )。
A:与非门
B:三态输出门
C:集电极开路门
D:漏极开路门
答案问询微信:424329
设两输入或非门的输入为x和y,输出为z,当z为低电平时,有( )。
A:x和y同为高电平
B:x为高电平,y为低电平
C:x为低电平,y为高电平
D:x和y同为低电平
答案问询微信:424329
下列触发器中,克服了空翻现象的有( )。
A:边沿D触发器
B:主从RS触发器
C:同步RS触发器
D:主从JK触发器
答案问询微信:424329
欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端( )。
A:J=K=1
B:J=Q,K=Q
C:J=Q,K=1
D:J=0,K=1
答案问询微信:424329
下面代码中哪些是无权码( )。
A:8421BCD码
B:5421BCD码
C:余三码
D:格雷码
答案问询微信:424329
八进制数(18)8比十进制数(18)10小。
A:错误
B:正确
答案问询微信:424329
74LS148为10-4线优先编码器。
A:错误
B:正确
答案问询微信:424329
能够进行加数,被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号的是半加器。
A:错误
B:正确
答案问询微信:424329
计数器仅用于输入时钟脉冲的个数。
A:错误
B:正确
答案问询微信:424329
组合电路分析的结果是要获得电路奥鹏西南交通大学平时作业的真值表
A:错误
B:正确
答案问询微信:424329
低密度可编程器件的代表是PLA。
A:错误
B:正确
答案问询微信:424329
采用移位寄存器可以把一脉冲信号延迟8个Tcp后输出。
A:错误
B:正确
答案问询微信:424329
主从触发器中的主触发器和从触发器的时钟信号互补可以有效的克服空翻。
A:错误
B:正确
答案问询微信:424329
一般TTL门电路输出端可以直接相连来实现线与逻辑关系
A:错误
B:正确
答案问询微信:424329
27系列EPROM存储的数据是不可擦除的。
A:错误
B:正确
答案问询微信:424329
门的品质因数M值越大,门的性能越好。
A:错误
B:正确
答案问询微信:424329
异或函数与同或函数在逻辑上互为反函数。
A:错误
B:正确
答案问询微信:424329
把一个5进制计数器与一个8进制计数器串联可得到15进制计数器。
A:错误
B:正确
答案问询微信:424329
CC4008为四位二进制超前进位全加器。
A:错误
B:正确
答案问询微信:424329
逻辑电平就是物理量的一种表示。
A:错误
B:正确
答案问询微信:424329