吉大18春学期《微机原理及应用》在线作业一-0005

8225A的“端口C置1/置0控制字”不能写入其控制寄存器中。( )
A:错误
B:正确

CPU响应可屏蔽中断时,无须从数据总线上读取中断类型码。( )
A:错误
B:正确

A/D转换器是将数字量变成模拟量的器件( )
A:错误
B:正确

8086/8088CPU的复位后开始执行的第一条指令的地址为FFFFH。( )
A:错误
B:正确

8086CPU在读/写总线周期的T3状态结束对READY线采样,如果READY为低电平,则在T3与T4状态之间插入等待状态TW。(  )
A:错误
B:正确

CPU与存储芯片的连线方式将影响(  )。
A:存取速度
B:地址分配
C:功耗
D:地址重叠度

执行时可能改变IP值的指令有(  )。
A:调用及返回指令
B:中断及返回指令
C:转移指令
D:串操作指令

在CPU与外设之间设计接口电路的目的主要有(  )。
A:解决驱动能力问题
B:控制数据传送速度
C:完成数据形式转换
D:负责CPU与外设的联络

输入/输出指的是主机与(  )交换数据
A:存储器
B:外设
C:键盘
D:显示器

某计算机的字长是16位,它的存储器容量是64KB,若按字编址那么它的最大寻址范围是(  )。
A:64K
B:32K
C:64KB
D:32KB

在正常EOI方式下, 中断结束命令是清除(   )中的某一位
A:IRR
B:ISR
C:IMR
D:程序状态字

一个I/O地址称为一个(  )。
A:接口
B:端口
C:外设
D:芯片

n+1位有符号数x的补码表示范围为( )。
A:<font face=”Arial”>-2^n&lt;x&lt;2^n</font>
B:<font face=”Arial”>-2^n&le;x&le;2^n-1</font>
C:<font face=”Arial”>-2^n-1&le;x&le;2^n-1</font>
D:<font face=”Arial”>-2^n&lt;x&le;2^n</font>

<font face=”Arial”>8086CPU在执行MOVAL,[BX]指令的总线周期内,若BX存放的内容为1011H,则BHE和A0的状态是( )。</font>
A:0,0
B:0,1
C:1,0
D:1,1

在8086中,(BX)=8282H,且题中指令已在队列中,则执行INC[BX]指令需要的总线周期数为。(   )
A:0
B:1
C:2
D:3

最大模式的特点是 (  )。
A:M/引脚可直接引用
B:由编程进行模式设定
C:需要总线控制器8288
D:适用于单一处理机系统

采用两片8259A可编程中断控制器级联使用,可以使CPU的可屏蔽中断扩大到(  )。
A:15
B:16
C:32
D:64

8086CPU通过M/控制线来区分是存储器访问,还是I/O访问,当CPU执行INAL,DX指令时,该信号线为(  )电平。
A:高
B:低
C:ECL
D:CMOS

微机总线的位数指的是(  )的位数。
A:地址线
B:控制线
C:数据线
D:并行线

在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是(   )
A:汇编指令
B:伪指令
C:机器指令
D:宏指令

连接到64000h-6FFFFh地址范围上的存储器是用8k×8RAM芯片构成的,该芯片要(   )片。
A:8片
B:6片
C:10片
D:12片

若要使寄存器AL中的高4位不变,低4位为0,所用指令为( )。
A:AND AL,0FH
B:AND AL,F0H
C:OR AL,0FH
D:OR AL F0H

执行下列程序后,(AL)=(   )。  MOVAL,92H
SUBAL,7lH
DAS
A:21
B:11
C:21H
D:11H

8259工作在全嵌套方式时,(  )引脚的中断源优先级最高
A:IR0
B:IR1
C:IR7
D:IR8

8259A可编程中断控制器的中断服务寄存器ISR用于(   )
A:记忆正在处理中的中断
B:存放从外设来的中断请求信号
C:允许向CPU发中断请求
D:禁止向CPU发中断请求

提供优质的教育资源

公众号: 超前自学网